Εμφάνιση απλής εγγραφής

Network on chip router components development.

Στοιχεία Dublin Core

dc.creatorΚολυμπιανάκης, Φίλιππος-Γεώργιοςel
dc.creatorKolympianakis, Filippos-Georgiosen
dc.date.accessioned2016-03-15T15:10:51Z
dc.date.available2016-03-15T15:10:51Z
dc.date.issued2012-11-01T10:54:15Z
dc.identifier.urihttp://hdl.handle.net/20.500.12688/3329
dc.description.abstractΣε λίγα χρόνια θα είναι εφικτό για τους σχεδιαστές να έχουν περισσότερους από 50 επεξεργαστές καθώς και μνήμες διαφόρων τύπων σε ένα μοναδικό τσιπ. Ένα νέο μοντέλο για την σχεδίαση τέτοιων συστημάτων σε τσιπ στηρίζεται σε Δίκτυα-σε-τσιπ (NoC) όπου ένα δίκτυο με βάση ευέλικτους δρομολογητές χρησιμοποιείται για την επικοινωνία των επεξεργαστών μέσα στο τσιπ, με χρήση πακέτων δεδομένων σταθερού μεγέθους. Πολύ σημαντικά θέματα δημιουργούνται για την σχεδίαση τέτοιων επεκτάσιμων δομών δικτύου. Η πτυχιακή εργασία αφορά την δημιουργία βασικών δομικών στοιχείων (δρομολογητών) επικοινωνίας και διασύνδεσης για πυρήνες μέσα σε ένα τσιπ. Η ανάπτυξη θα γίνει σε VHDL και σχηματικά και θα αναπτυχθεί δοκιμαστικό πρωτότυπο του συστήματος επικοινωνίας πάνω σε FPGA.el
dc.description.abstractIn a few years it will be possible for designers to have more than 50 processors and memories of various types in a single chip. A new model for the design of such a system on chip is based upon Network-on-chip (NoC) where a network based on flexible routers is used for the communication between processors in the chip, using a fixed packet size. Very important issues arise in the designing of such scalable network structures. This thesis concerns the development of key components (routers) and communication interfaces for cores within a chip. The development will be done in VHDL and schematics while a test prototype of the communication system will be developed on an FPGA.en
dc.languageel
dc.publisherΤ.Ε.Ι. Κρήτης, Τεχνολογικών Εφαρμογών (Σ.Τ.Εφ), Τμήμα Μηχανικών Πληροφορικής Τ.Ε.el
dc.publisherT.E.I. of Crete, School of Engineering (STEF), Department of Informatics Engineeringen
dc.rightsAttribution-ShareAlike 4.0 International (CC BY-SA 4.0)
dc.rights.urihttps://creativecommons.org/licenses/by-sa/4.0/
dc.titleΑνάπτυξη δομικών στοιχείων δρομολογητών για δίκτυα σε τσιπ (Network on Chip - NoC).el
dc.titleNetwork on chip router components development.en

Στοιχεία healMeta

heal.creatorNameΚολυμπιανάκης, Φίλιππος-Γεώργιοςel
heal.creatorNameKolympianakis, Filippos-Georgiosen
heal.publicationDate2012-11-01T10:54:15Z
heal.identifier.primaryhttp://hdl.handle.net/20.500.12688/3329
heal.abstractΣε λίγα χρόνια θα είναι εφικτό για τους σχεδιαστές να έχουν περισσότερους από 50 επεξεργαστές καθώς και μνήμες διαφόρων τύπων σε ένα μοναδικό τσιπ. Ένα νέο μοντέλο για την σχεδίαση τέτοιων συστημάτων σε τσιπ στηρίζεται σε Δίκτυα-σε-τσιπ (NoC) όπου ένα δίκτυο με βάση ευέλικτους δρομολογητές χρησιμοποιείται για την επικοινωνία των επεξεργαστών μέσα στο τσιπ, με χρήση πακέτων δεδομένων σταθερού μεγέθους. Πολύ σημαντικά θέματα δημιουργούνται για την σχεδίαση τέτοιων επεκτάσιμων δομών δικτύου. Η πτυχιακή εργασία αφορά την δημιουργία βασικών δομικών στοιχείων (δρομολογητών) επικοινωνίας και διασύνδεσης για πυρήνες μέσα σε ένα τσιπ. Η ανάπτυξη θα γίνει σε VHDL και σχηματικά και θα αναπτυχθεί δοκιμαστικό πρωτότυπο του συστήματος επικοινωνίας πάνω σε FPGA.el
heal.abstractIn a few years it will be possible for designers to have more than 50 processors and memories of various types in a single chip. A new model for the design of such a system on chip is based upon Network-on-chip (NoC) where a network based on flexible routers is used for the communication between processors in the chip, using a fixed packet size. Very important issues arise in the designing of such scalable network structures. This thesis concerns the development of key components (routers) and communication interfaces for cores within a chip. The development will be done in VHDL and schematics while a test prototype of the communication system will be developed on an FPGA.en
heal.languageel
heal.academicPublisherΤ.Ε.Ι. Κρήτης, Τεχνολογικών Εφαρμογών (Σ.Τ.Εφ), Τμήμα Μηχανικών Πληροφορικής Τ.Ε.el
heal.academicPublisherT.E.I. of Crete, School of Engineering (STEF), Department of Informatics Engineeringen
heal.titleΑνάπτυξη δομικών στοιχείων δρομολογητών για δίκτυα σε τσιπ (Network on Chip - NoC).el
heal.titleNetwork on chip router components development.en
heal.typebachelorThesis
heal.keywordnetwork on chip, προγραμματιζόμενη ειδική διάταξη πύλης, γλώσσα περιγραφής υλικού υπολογιστώνel
heal.keywordnetwork on chip, field programmable gate array (FPGA), computer hardware description language (VHDL)en
heal.advisorNameΚορνάρος, Γεώργιοςel
heal.advisorNameKornaros, Georgiosen
heal.academicPublisherIDteicrete
heal.fullTextAvailabilitytrue
tcd.distinguishedfalse
tcd.surveyfalse


Αρχεία σε αυτό το τεκμήριο

Thumbnail

Αυτό το τεκμήριο εμφανίζεται στις ακόλουθες συλλογές

Εμφάνιση απλής εγγραφής

Attribution-ShareAlike 4.0 International (CC BY-SA 4.0)
Except where otherwise noted, this item's license is described as Attribution-ShareAlike 4.0 International (CC BY-SA 4.0)