Εμφάνιση απλής εγγραφής

Διεκπεραίωση φόρτου εργασίας με την βοήθεια υλικού σε ετερογενείς αρχιτεκτονικές.

Στοιχεία Dublin Core

dc.creatorTomoutzoglou, Othonen
dc.creatorΤομουτζόγλου, Όθωνel
dc.date.accessioned2017-09-15T11:39:57Z
dc.date.available2017-09-15T11:39:57Z
dc.date.issued2017-09-15
dc.identifier.urihttp://hdl.handle.net/20.500.12688/8385
dc.description.abstractIn the scope of this thesis, hardware and software mechanisms have been developed for optimizing system-level performance of heterogeneous system architectures in terms of communication with accelerators. These innovative mechanisms have been designed and developed as a standalone solution that is easily integrated within existing and future system architectures. This thesis presents the results of the integration of the workload dispatching mechanism in a proof-of-concept platform, demonstrating its exploitability and flexibility. More precisely, the hardware platform consists of a cluster of host CPU cores (either symmetric or asymmetric, as in the case of an ARM big.LITTLE architecture) and of different off-chip heterogeneous computational nodes, that are located in a Xilinx Virtex-7 FPGA.en
dc.description.abstractΣτα πλαίσια αυτής της διατριβής, έχουν αναπτυχθεί μηχανισμοί υλικού και λογισμικού για τη βελτιστοποίηση της απόδοσης του συστήματος σε επίπεδο ετερογενών αρχιτεκτονικών και όσον αφορά την επικοινωνία με επιταχυντές. Αυτοί οι καινοτόμοι μηχανισμοί έχουν σχεδιαστεί και αναπτυχθεί ως αυτόνομη λύση που μπορεί εύκολα να ενσωματωθεί σε υπάρχουσες και μελλοντικές αρχιτεκτονικές συστήματος. Η παρούσα εργασία παρουσιάζει τα αποτελέσματα της ενσωμάτωσης των παραπάνω, αποδεικνύοντας τις δυνατότητες εκμετάλλευσης και την ευελιξία που παρέχει. Ακριβέστερα, η πλατφόρμα υλικού αποτελείται από ένα σύμπλεγμα πυρήνων CPU ξενιστή (είτε συμμετρική ή ασύμμετρη, όπως στην περίπτωση μιας αρχιτεκτονικής ARM big.LITTLE) και των διαφόρων off-chip ετερογενών υπολογιστικών κόμβων, που βρίσκονται σε Xilinx Virtex- 7 FPGA.el
dc.languageΑγγλικάel
dc.languageEnglishen
dc.publisherΤ.Ε.Ι. Κρήτης, Σχολή Τεχνολογικών Εφαρμογών (Σ.Τ.Εφ), ΠΜΣ Πληροφορική και Πολυμέσαel
dc.publisherT.E.I. of Crete, School of Engineering (STEF), PPS in Informatics and Multimediaen
dc.rightsAttribution-NonCommercial-NoDerivs 3.0 United States*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/3.0/us/*
dc.titleHardware-assisted workload dispatching in heterogeneous dataflow architectures.en
dc.titleΔιεκπεραίωση φόρτου εργασίας με την βοήθεια υλικού σε ετερογενείς αρχιτεκτονικές.el

Στοιχεία healMeta

heal.creatorNameTomoutzoglou, Othonen
heal.creatorNameΤομουτζόγλου, Όθωνel
heal.publicationDate2017-09-15
heal.identifier.primaryhttp://hdl.handle.net/20.500.12688/8385
heal.abstractIn the scope of this thesis, hardware and software mechanisms have been developed for optimizing system-level performance of heterogeneous system architectures in terms of communication with accelerators. These innovative mechanisms have been designed and developed as a standalone solution that is easily integrated within existing and future system architectures. This thesis presents the results of the integration of the workload dispatching mechanism in a proof-of-concept platform, demonstrating its exploitability and flexibility. More precisely, the hardware platform consists of a cluster of host CPU cores (either symmetric or asymmetric, as in the case of an ARM big.LITTLE architecture) and of different off-chip heterogeneous computational nodes, that are located in a Xilinx Virtex-7 FPGA.en
heal.abstractΣτα πλαίσια αυτής της διατριβής, έχουν αναπτυχθεί μηχανισμοί υλικού και λογισμικού για τη βελτιστοποίηση της απόδοσης του συστήματος σε επίπεδο ετερογενών αρχιτεκτονικών και όσον αφορά την επικοινωνία με επιταχυντές. Αυτοί οι καινοτόμοι μηχανισμοί έχουν σχεδιαστεί και αναπτυχθεί ως αυτόνομη λύση που μπορεί εύκολα να ενσωματωθεί σε υπάρχουσες και μελλοντικές αρχιτεκτονικές συστήματος. Η παρούσα εργασία παρουσιάζει τα αποτελέσματα της ενσωμάτωσης των παραπάνω, αποδεικνύοντας τις δυνατότητες εκμετάλλευσης και την ευελιξία που παρέχει. Ακριβέστερα, η πλατφόρμα υλικού αποτελείται από ένα σύμπλεγμα πυρήνων CPU ξενιστή (είτε συμμετρική ή ασύμμετρη, όπως στην περίπτωση μιας αρχιτεκτονικής ARM big.LITTLE) και των διαφόρων off-chip ετερογενών υπολογιστικών κόμβων, που βρίσκονται σε Xilinx Virtex- 7 FPGA.el
heal.languageΑγγλικάel
heal.languageEnglishen
heal.academicPublisherΤ.Ε.Ι. Κρήτης, Σχολή Τεχνολογικών Εφαρμογών (Σ.Τ.Εφ), ΠΜΣ Πληροφορική και Πολυμέσαel
heal.academicPublisherT.E.I. of Crete, School of Engineering (STEF), PPS in Informatics and Multimediaen
heal.titleHardware-assisted workload dispatching in heterogeneous dataflow architectures.en
heal.titleΔιεκπεραίωση φόρτου εργασίας με την βοήθεια υλικού σε ετερογενείς αρχιτεκτονικές.el
heal.typeΜεταπτυχιακή Διατριβήel
heal.typeMaster thesisen
heal.keywordheterogeneous system architecture (HSA), embedded system, hardware acceleration, field programmable gate array (FPGA)en
heal.keywordετερογενές σύστημα αρχιτεκτονικής, ενσωματωμένο σύστημα, επιτάχυνση υλικού, προγραμματιζόμενη ειδική διάταξη πύληςel
heal.accessfreeel
heal.advisorNameKornaros, Georgiosen
heal.advisorNameΚορνάρος, Γεώργιοςel
heal.academicPublisherIDΤ.Ε.Ι. Κρήτηςel
heal.academicPublisherIDT.E.I. of Creteen
heal.fullTextAvailabilitytrueel
tcd.distinguishedfalseel
tcd.surveyfalseel


Αρχεία σε αυτό το τεκμήριο

Thumbnail
Thumbnail

Αυτό το τεκμήριο εμφανίζεται στις ακόλουθες συλλογές

Εμφάνιση απλής εγγραφής

Attribution-NonCommercial-NoDerivs 3.0 United States
Except where otherwise noted, this item's license is described as Attribution-NonCommercial-NoDerivs 3.0 United States